您好,欢迎来到维库电子市场网 登录 | 免费注册
13年
企业信息

深圳市兴中芯科技有限公司

卖家积分:21001分-22000分

营业执照:已审核

身份证:已认证

经营模式:贸易/代理/分销

所在地区:广东 深圳

企业网站:
www.xzxic.com

人气:730022
企业档案

相关证件:营业执照已审核 身份证已审核

会员类型:

会员年限:13年

Evan QQ:2881349713

电话:0755-83744584

手机:15013410235

阿库IM:

地址:深圳市福田区华强北街道赛格科技园四栋西8楼8A65

E-mail:tangzhihui@xzxic.com

TI CDCU2A877NMKT 时钟驱动器及分配
TI CDCU2A877NMKT 时钟驱动器及分配
<>

TI CDCU2A877NMKT 时钟驱动器及分配

型号/规格:

CDCU2A877NMKT

品牌/商标:

Texas Instruments

封装:

Reel, Cut Tape

批号:

CDCU2A877NMKT

系列:

CDCU2A877

产品信息




Texas Instruments CDCU2A877锁相环时钟驱动器

Texas Instruments CDCU2A877锁相环时钟驱动器是一款高性能、低抖动、低偏移、零延迟缓冲器。它将差分时钟输入对(CK、CK)分配给10个差分时钟输出(Yn、Yn)和1个差分对反馈时钟输出(FBOUT、FBOUT)。时钟输出由输入时钟(CK、CK)、反馈时钟(FBIN、FBIN)、LVCMOS控制引脚(OE、OS)和模拟电源输入(AVDD)控制。当OE处于低电平时,时钟输出被禁用,但FBOUT/FBOUT除外,而内部PLL继续保持锁定频率。OS(输出选择)是一个必须连接到GND或VDD的程序引脚。当OS为高电平时,OE工作如之前所描述。当OS和OE均为低电平时,OE不会影响Y7/Y7,因为它们是自由运行。AVDD接地时,PLL关闭和旁路通过,用于测试目的。

当两个时钟输入(CK、CK)均为逻辑低电平时,该器件进入低功耗模式。差分输入上的输入逻辑检测电路独立于输入缓冲器,可检测逻辑低电平,并在所有输出、反馈和PLL关闭的低功耗状态下工作。当时钟输入从逻辑低电平转换为差分信号时,PLL返回开启。然后启用输入和输出,PLL在规定的稳定时间内获得反馈时钟对(FBIN、FBIN)和时钟输入对(CK、CK)之间的相位锁定。Texas Instruments CDCUA877可跟踪扩频时钟 (SSC) 以降低EMI。该器件的工作温度范围为0°C至70°C。

特性

  • 1.8V/1.9V锁相环时钟驱动器,用于双数据速率 (DDR II) 应用
  • 与扩频时钟兼容
  • 工作频率:125MHz至410MHz
  • 应用频率:160MHz至410MHz
  • 低抖动:±40ps(周期)
  • 低输出偏移:35ps
  • 稳定时间:<6?s
  • 将一个差分时钟输入分配到十个差分输出
  • CDCUA877高驱动版本
  • 52焊球mBGA(MicroStar Junior? BGA,0.65mm脚距)
  • 外部反馈引脚(FBIN、FBIN)用于将输出同步到输入时钟
  • 符合或超过CUA877/CUA878规范的PC2-3200/4300/5300/6300/6400 PLL标准
  • 故障安全输入

TLC59283DBQ
CDCU2A877NMKT TLC5973D
TPS61165TDBVRQ1
TLC5929RGET
TPS61150ADRCR
TPS92830QPWRQ1
TLC59281DBQ
TPS92511DDA
CDCU2A877NMKTTLC5916ID
TLC59282DBQ
LP3943ISQ/NOPB
CDCU2A877NMKT
LM3492MHX/NOPB
TPS61165DBVT
CDCU2A877NMKT